HyperPipelining of High-Speed Interface Logic

被引:1
作者
Baeckler, Gregg [1 ]
机构
[1] Altera Corp, 101 Innovat Dr, San Jose, CA 95134 USA
来源
PROCEEDINGS OF THE 2016 ACM/SIGDA INTERNATIONAL SYMPOSIUM ON FIELD-PROGRAMMABLE GATE ARRAYS (FPGA'16) | 2016年
关键词
FPGA; RTL Design; Pipelining; Performance; HyperFlex;
D O I
10.1145/2847263.2847285
中图分类号
TP3 [计算技术、计算机技术];
学科分类号
0812 ;
摘要
引用
收藏
页码:2 / 2
页数:1
相关论文
共 3 条
[1]  
Altera, WP01231 ALT
[2]  
Altera, WP0121810 ALT
[3]  
Lewis D, P 2016 INT S FPGAS